본문 바로가기

추천 검색어

실시간 인기 검색어

학술논문

Preparation of Field Effect Transistor with (Bi,La)Ti₃O₁₂ Gate Film on Y₂O₃/Si Substrate

이용수 0

영문명
Preparation of Field Effect Transistor with (Bi,La)Ti₃O₁₂ Gate Film on Y₂O₃/Si Substrate
발행기관
한국마이크로전자및패키징학회
저자명
간행물 정보
『마이크로전자 및 패키징학회지』제12권 제1호, 21~26쪽, 전체 6쪽
주제분류
공학 > 산업공학
파일형태
PDF
발행일자
2005.03.31
4,000

구매일시로부터 72시간 이내에 다운로드 가능합니다.
이 학술논문 정보는 (주)교보문고와 각 발행기관 사이에 저작물 이용 계약이 체결된 것으로, 교보문고를 통해 제공되고 있습니다.

1:1 문의
논문 표지

국문 초록

영문 초록

The field effect transistors (FETs) were fabricated ell Y₂O₃/Si(100) substrates by the conventional memory processes and sol-gel process using (Bi,La)Ti₃O₁₂(BLT) ferroelectric gate materials. The remnant polarization (2Pr = Pr⁺-Pr⁻) int Pt/BLT/Pt/Si capacitors increased from 22 μC/cm² to 30μC/ cm² at 5V as the annealing temperature increased from 700℃ to 750℃. There was no drastic degradation in the polarization values after applying the retention read pulse for 10⁵‧⁵ seconds. The capacitance-voltage data of Pt/BLT/Y₂O₃/Si capacitors at 5V input voltage showed that the memory window voltage decreased from 1.4V to 0.6V as the annealing temperature increased from 700℃ to 750℃. The leakage current of the Pt/BLT/Y₂O₃/Si capacitors annealed at 750℃ was about 510⁻⁸A/cm² at 5V. From the drain currents versus gate voltages (V_G) for Pt/BLT/Y₂O₃/Si(100) FET devices, the memory window voltages increased from 0.3V to 0.8V with increasing tile V{_G} from 3V to 5V.

목차

1. Introduction
2. EXPERIMENTAL PROCEDURE
3. Results and Discussion
4. Conclusion
References

키워드

해당간행물 수록 논문

참고문헌

교보eBook 첫 방문을 환영 합니다!

신규가입 혜택 지급이 완료 되었습니다.

바로 사용 가능한 교보e캐시 1,000원 (유효기간 7일)
지금 바로 교보eBook의 다양한 콘텐츠를 이용해 보세요!

교보e캐시 1,000원
TOP
인용하기
APA

. (2005).Preparation of Field Effect Transistor with (Bi,La)Ti₃O₁₂ Gate Film on Y₂O₃/Si Substrate. 마이크로전자 및 패키징학회지, 21 (1), 21-26

MLA

. "Preparation of Field Effect Transistor with (Bi,La)Ti₃O₁₂ Gate Film on Y₂O₃/Si Substrate." 마이크로전자 및 패키징학회지, 21.1(2005): 21-26

결제완료
e캐시 원 결제 계속 하시겠습니까?
교보 e캐시 간편 결제