본문 바로가기

추천 검색어

실시간 인기 검색어

학술논문

5 nm 급 반도체 배선 공정 기술 개발

이용수 2

영문명
Development of Interconnect Process Technology for 5 nm Technology Nodes
발행기관
한국마이크로전자및패키징학회
저자명
간행물 정보
『마이크로전자 및 패키징학회지』제23권 제4호, 25~29쪽, 전체 5쪽
주제분류
공학 > 산업공학
파일형태
PDF
발행일자
2016.12.31
4,000

구매일시로부터 72시간 이내에 다운로드 가능합니다.
이 학술논문 정보는 (주)교보문고와 각 발행기관 사이에 저작물 이용 계약이 체결된 것으로, 교보문고를 통해 제공되고 있습니다.

1:1 문의
논문 표지

국문 초록

영문 초록

The semiconductor industry has been developed mainly by micronization process due to many advantages of miniaturization of devices. Mass production of semiconductors of 10 nm class has been started recently, and it is expected that the technology generation of 5 nm & 7 nm technology will come. However, excessive linewidth reduction affects physical limits and device reliability. To solve these problems, new process technology development and new concept devices are being studied. In this review, we introduce the next generation technology and introduce the advanced research for the new concept device.

목차

1. 서론
2. 5 nm 및 7 nm 급 반도체 배선 공정기술
3. 반도체 배선 공정 기술의 새로운 발전방향
4. 결론
References

키워드

해당간행물 수록 논문

참고문헌

교보eBook 첫 방문을 환영 합니다!

신규가입 혜택 지급이 완료 되었습니다.

바로 사용 가능한 교보e캐시 1,000원 (유효기간 7일)
지금 바로 교보eBook의 다양한 콘텐츠를 이용해 보세요!

교보e캐시 1,000원
TOP
인용하기
APA

. (2016).5 nm 급 반도체 배선 공정 기술 개발. 마이크로전자 및 패키징학회지, 23 (4), 25-29

MLA

. "5 nm 급 반도체 배선 공정 기술 개발." 마이크로전자 및 패키징학회지, 23.4(2016): 25-29

결제완료
e캐시 원 결제 계속 하시겠습니까?
교보 e캐시 간편 결제