본문 바로가기

추천 검색어

실시간 인기 검색어

학술논문

전류 셀 매트릭스구조에서 전류구동 저 전력 10-비트 CMOS D/A변환기의 설계

이용수 2

영문명
A Design of 10-Bit CMOS Digital to Analog Converter in Low-Power Current Driving of Current Cell Matrix Architecture
발행기관
한국산업기술융합학회(구. 산업기술교육훈련학회)
저자명
권용복(Yong-Bok Kueon)
간행물 정보
『산업기술연구논문지』산업기술교육훈련논문지 제17권 4호, 1~8쪽, 전체 8쪽
주제분류
공학 > 공학일반
파일형태
PDF
발행일자
2012.12.30
4,000

구매일시로부터 72시간 이내에 다운로드 가능합니다.
이 학술논문 정보는 (주)교보문고와 각 발행기관 사이에 저작물 이용 계약이 체결된 것으로, 교보문고를 통해 제공되고 있습니다.

1:1 문의
논문 표지

국문 초록

영문 초록

In this paper, a highly linear and low glitch 10-bit CMOS current mode digital-to-analog converter(DAC) by low-power current driving is proposed. The architecture of the DAC is based on a current steering 6+4 segmented type and new switching scheme for the current cell matrix, which reduced npn-linearity errorand graded error. In order to achieve a high performance DAC, novel current cell with a low spurious deglitching circuit and a new inverse thermometer decoder are proposed. The prototype DAC was implemented in a 0.35?? n-well CMOS technology. Experimental result show that SFDR is 60dB when sampling frequency is 32MHz and DAC output frequency is 7.92MHz. The DAC dissipates 46mW at a 3.3 Volt single power supply and occupies a chip area of 1350um × 750um.

목차

Ⅰ. 서 론
Ⅱ. 전류구동 저 전력 10Bit D/A변환기의 설계
Ⅲ. 결 론

키워드

해당간행물 수록 논문

참고문헌

교보eBook 첫 방문을 환영 합니다!

신규가입 혜택 지급이 완료 되었습니다.

바로 사용 가능한 교보e캐시 1,000원 (유효기간 7일)
지금 바로 교보eBook의 다양한 콘텐츠를 이용해 보세요!

교보e캐시 1,000원
TOP
인용하기
APA

권용복(Yong-Bok Kueon). (2012).전류 셀 매트릭스구조에서 전류구동 저 전력 10-비트 CMOS D/A변환기의 설계. 산업기술연구논문지, 17 (4), 1-8

MLA

권용복(Yong-Bok Kueon). "전류 셀 매트릭스구조에서 전류구동 저 전력 10-비트 CMOS D/A변환기의 설계." 산업기술연구논문지, 17.4(2012): 1-8

결제완료
e캐시 원 결제 계속 하시겠습니까?
교보 e캐시 간편 결제