학술논문
첨단 반도체 패키징을 위한 미세 피치 Cu Pillar Bump 연구 동향
이용수 105
- 영문명
- Recent Advances in Fine Pitch Cu Pillar Bumps for Advanced Semiconductor Packaging
- 발행기관
- 한국마이크로전자및패키징학회
- 저자명
- 노은채 이효원 윤정원
- 간행물 정보
- 『마이크로전자 및 패키징학회지』제30권 제3호, 1~10쪽, 전체 10쪽
- 주제분류
- 공학 > 산업공학
- 파일형태
- 발행일자
- 2023.09.30
4,000원
구매일시로부터 72시간 이내에 다운로드 가능합니다.
이 학술논문 정보는 (주)교보문고와 각 발행기관 사이에 저작물 이용 계약이 체결된 것으로, 교보문고를 통해 제공되고 있습니다.
국문 초록
최근, 고사양 컴퓨터, 모바일 제품의 수요가 증가하면서 반도체 패키지의 고집적화, 고밀도화가 요구된다. 따라서 많은 양의 데이터를 한 번에 전송하기 위해 범프 크기 및 피치 (Pitch)를 줄이고 I/O 밀도를 증가시킬 수 있는 플립 칩(flip-chip), 구리 필러 (Cu pillar)와 같은 마이크로 범프 (Micro-bump)가 사용된다. 하지만 범프의 직경이 70 μm 이하일 경우 솔더 (Solder) 내 금속간화합물 (Intermetallic compound, IMC)이 차지하는 부피 분율의 급격한 증가로 인해 취성이 증가하고, 전기적 특성이 감소하여 접합부 신뢰성을 악화시킨다. 따라서 이러한 점을 개선하기 위해 UBM (Under Bump Metallization) 또는 Cu pillar와 솔더 캡 사이에 diffusion barrier 역할을 하는 층을 삽입시키기도 한다. 본 review 논문에서는 추가적인 층 삽입을 통해 마이크로 범프의 과도한 IMC의 성장을 억제하여 접합부 특성을 향상시키기 위한 다양한 연구를 비교 분석하였다.
영문 초록
Recently, as the demand for high-performance computers and mobile products increases, semiconductor packages are becoming high-integration and high-density. Therefore, in order to transmit a large amount of data at once, micro bumps such as flip-chip and Cu pillar that can reduce bump size and pitch and increase I/O density are used. However, when the size of the bumps is smaller than 70 μm, the brittleness increases and electrical properties decrease due to the rapid increase of the IMC volume fraction in the solde r joint, which deteriorates the reliability of the solder joint. Therefore, in order to improve these issues, a layer that serves to prevent diffusion is inserted between the UBM (Under Bump Metallization) or pillar and the solder cap. In this review paper, various studies to improve bonding properties by suppressing excessive IMC growth of micro-bumps through additional layer insertion were compared and analyzed.
목차
1. 서 론
2. Cu Pillar
3. 결 론
감사의 글
Reference
해당간행물 수록 논문
- 오류정정
- 열처리에 의한 Ti 기반 MXene 소재의 구조 변화와 전자파 간섭 차폐 특성에 관한 연구
- 박형 기판의 사면 접합 공정 및 인장 특성 평가
- 원자층 증착법 기반 양이온-음이온 이중 도핑 효과에 따른 ZnO 박막의 전기적 특성 비교 연구
- 300 mm 웨이퍼의 전영역 TTV 측정 정밀도 향상을 위한 모듈 설계
- 2차원 채널 물질을 활용한 전계효과 트랜지스터의 저항 요소 분석
- λ/2 Retardation Film을 이용한 3단계 투과율 가변 스마트윈도우 제작
- 강유전성 물질을 이용한 Multi-level FeRAM 구조 및 동작 분석
- 기판과 무연솔더 계면에 전사된 그래핀 층의 금속간화합물 성장 지연 효과
- 질소분위기 전자빔 조사에 의한 졸-겔 IGZO 박막 트랜지스터의 전기적 특성 향상
- 강유전체 분극 이력곡선의 측정 정밀도 향상
- 인터포저를 이용한 Stacked PCB의 휨 및 솔더 조인트 강도 연구
- ESG를 위한 반도체 패키지 기술 트렌드
- Ti₃C₂Tx MXene 기반 전극 소재의 자가 치유 적용 기술 개발 동향
- 인공지능 반도체 및 패키징 기술 동향
- 첨단 반도체 패키징을 위한 미세 피치 Cu Pillar Bump 연구 동향
참고문헌
교보eBook 첫 방문을 환영 합니다!
신규가입 혜택 지급이 완료 되었습니다.
바로 사용 가능한 교보e캐시 1,000원 (유효기간 7일)
지금 바로 교보eBook의 다양한 콘텐츠를 이용해 보세요!