본문 바로가기

추천 검색어

실시간 인기 검색어

학술논문

연산증폭기의 슬루율 개선을 위한 병렬 전류감산기 설계

이용수 8

영문명
A Design of Improvements Slew-Rate Operating Amplifier Parallel Current Subtracter
발행기관
한국산업기술융합학회(구. 산업기술교육훈련학회)
저자명
권용복(Yong-Bok Kueon)
간행물 정보
『산업기술연구논문지』산업기술교육훈련논문지 제15권 2호, 97~102쪽, 전체 6쪽
주제분류
공학 > 공학일반
파일형태
PDF
발행일자
2010.06.30
4,000

구매일시로부터 72시간 이내에 다운로드 가능합니다.
이 학술논문 정보는 (주)교보문고와 각 발행기관 사이에 저작물 이용 계약이 체결된 것으로, 교보문고를 통해 제공되고 있습니다.

1:1 문의
논문 표지

국문 초록

영문 초록

This paper presents the design of Improvements slew-rate operating amplifier parallel current subtracter. In the circuit designed for slew-rate programmability is based upon a newly proposed concept, that is a switched parallel current subtraction circuit with adaptive biasing technique. If the programmable slew rate amplifier is employed into mixed signal system, it can furnish the convenience timing control and optimized power dissipation. Simulated data showed the slew rate ranging from 4.17V/db to 20V/db, power dissipation ranging from 7.67mW to 3.87mW and the other circuit performance parameters were proven to be comparable with those of a conventional operational amplifier.

목차

Ⅰ. 서 론
II. 본 론
Ⅲ. 결 론

키워드

해당간행물 수록 논문

참고문헌

교보eBook 첫 방문을 환영 합니다!

신규가입 혜택 지급이 완료 되었습니다.

바로 사용 가능한 교보e캐시 1,000원 (유효기간 7일)
지금 바로 교보eBook의 다양한 콘텐츠를 이용해 보세요!

교보e캐시 1,000원
TOP
인용하기
APA

권용복(Yong-Bok Kueon). (2010).연산증폭기의 슬루율 개선을 위한 병렬 전류감산기 설계. 산업기술연구논문지, 15 (2), 97-102

MLA

권용복(Yong-Bok Kueon). "연산증폭기의 슬루율 개선을 위한 병렬 전류감산기 설계." 산업기술연구논문지, 15.2(2010): 97-102

결제완료
e캐시 원 결제 계속 하시겠습니까?
교보 e캐시 간편 결제