본문 바로가기

추천 검색어

실시간 인기 검색어

학술논문

전류인가 방법이 3D-SiP용 Through Via Hole의 Filling에 미치는 영향

이용수 0

영문명
The Effects of Current Types on Through Via Hole Filling for 3D-SiP Application
발행기관
한국마이크로전자및패키징학회
저자명
간행물 정보
『마이크로전자 및 패키징학회지』제13권 제4호, 45~50쪽, 전체 6쪽
주제분류
공학 > 산업공학
파일형태
PDF
발행일자
2006.12.31
4,000

구매일시로부터 72시간 이내에 다운로드 가능합니다.
이 학술논문 정보는 (주)교보문고와 각 발행기관 사이에 저작물 이용 계약이 체결된 것으로, 교보문고를 통해 제공되고 있습니다.

1:1 문의
논문 표지

국문 초록

3D package의 SiP에서 구리의 via filling은 매우 중요한 사항으로 package밀도가 높아짐에 따라 via의 크기가 줄어들며 전기도금법을 이용한 via filling이 연구되어왔다. Via filling시 via 내부에 결함이 발생하기 쉬운데 전해액 내에 억제제, 가속제등 첨가제를 첨가하고 펄스-역펄스(PRC)의 전류파형을 인가하여 결함이 없는 via의 filling이 가능하다. 본 연구에서는 건식 식각 방법 중 하나인 DRIE법을 이용하여 깊이 100~190μm, 직경이 각각 50μm,20μm인 2가지 형태의 via을 형성하였다. DRIE로 via가 형성된 Si wafer위에 IMP System으로 Cu의 Si으로 확산을 막기 위한 Ta층과 전해도금의 씨앗층인 Cu층을 형성하였다. Via시편은 직류, 펄스-역펄스의 전류 파형과 억제제, 가속제, 억제제의 첨가제를 모두 사용하여 filling을 시도하였고, 공정 후 via의 단면을 경면 가공하여 SEM으로 관찰하였다.

영문 초록

Copper via filling is the important factor in 3-D stacking interconnection of SiP (system in package). As the packaging density is getting higher, the size of via is getting smaller. When DC electroplating is applied, a defect-free hole cannot be obtained in a small size via hole. To prevent the defects in holes, pulse and pulse reverse current was applied in copper via filling. The holes, 20 and 50μm in diameter and 100~190μm in height. The holes were prepared by DRIE method. Ta was sputtered for copper diffusion barrier followed by copper seed layer IMP sputtering. Via specimen were filled by DC, pulse and pulse-reverse current electroplating methods. The effects of additives and current types on copper deposits were investigated. Vertical and horizontal cross section of via were observed by SEM to find the defects in via. When pulse-reverse electroplating method was used, defect free via were successfully obtained.

목차

1. 서론
2. 실험 방법
3. 실험결과
4. 결론
감사의 글
참고문헌

키워드

해당간행물 수록 논문

참고문헌

교보eBook 첫 방문을 환영 합니다!

신규가입 혜택 지급이 완료 되었습니다.

바로 사용 가능한 교보e캐시 1,000원 (유효기간 7일)
지금 바로 교보eBook의 다양한 콘텐츠를 이용해 보세요!

교보e캐시 1,000원
TOP
인용하기
APA

. (2006).전류인가 방법이 3D-SiP용 Through Via Hole의 Filling에 미치는 영향. 마이크로전자 및 패키징학회지, 13 (4), 45-50

MLA

. "전류인가 방법이 3D-SiP용 Through Via Hole의 Filling에 미치는 영향." 마이크로전자 및 패키징학회지, 13.4(2006): 45-50

결제완료
e캐시 원 결제 계속 하시겠습니까?
교보 e캐시 간편 결제