본문 바로가기

추천 검색어

실시간 인기 검색어

학술논문

시간영역 비교기를 이용한 ZQ 보정회로 설계

이용수 36

영문명
Design of ZQ Calibration Circuit using Time domain Comparator
발행기관
한국전자통신학회
저자명
이상훈(Sang-Hun Lee) 이원영(Won-Young Lee)
간행물 정보
『한국전자통신학회 논문지』제16권 제3호, 417~422쪽, 전체 6쪽
주제분류
공학 > 전자/정보통신공학
파일형태
PDF
발행일자
2021.06.30
4,000

구매일시로부터 72시간 이내에 다운로드 가능합니다.
이 학술논문 정보는 (주)교보문고와 각 발행기관 사이에 저작물 이용 계약이 체결된 것으로, 교보문고를 통해 제공되고 있습니다.

1:1 문의
논문 표지

국문 초록

본 논문에서는 시간영역 비교기를 응용한 ZQ 보정회로를 제안한다. 제안하는 비교기는 VCO기반으로 설계되었으며 전력소모를 감소시키기 위해 추가적인 클록 발생기를 사용하였다. 제안한 비교기를 사용하여 참조전압과 PAD 전압을 낮은 1 LSB 전압 단위로 비교하여 추가적인 오프셋 보정과정을 생략할 수 있었다. 제안하는 시간영역 비교기 기반의 ZQ 보정회로는 1.05 V 및 0.5 V 공급전압의 65 nm CMOS공정으로 설계되었다. 제안한 클록 발생기를 통해 단일 시간영역 비교기 대비 37 %의 전력소모가 감소하였으며 제안하는 ZQ 보정회로를 통해 최대 67.4 %의 mask margin을 증가시켰다.

영문 초록

In this paper, a ZQ calibration using a time domain comparator is proposed. The proposed comparator is designed based on VCO, and an additional clock generator is used to reduce power consumption. By using the proposed comparator, the reference voltage and the PAD voltage were compared with a low 1 LSB voltage, so that the additional offset cancelation process could be omitted. The proposed time domain comparator-based ZQ calibration circuit was designed with a 65nm CMOS process with 1.05V and 0.5V supply voltages. The proposed clock generator reduces power consumption by 37% compared to a single time domain comparator, and the proposed ZQ calibration increases the mask margin by up to 67.4%.

목차

Ⅰ. 서론
Ⅱ. 본론
Ⅲ. 시뮬레이션 결과
Ⅳ. 결론

키워드

해당간행물 수록 논문

참고문헌

교보eBook 첫 방문을 환영 합니다!

신규가입 혜택 지급이 완료 되었습니다.

바로 사용 가능한 교보e캐시 1,000원 (유효기간 7일)
지금 바로 교보eBook의 다양한 콘텐츠를 이용해 보세요!

교보e캐시 1,000원
TOP
인용하기
APA

이상훈(Sang-Hun Lee),이원영(Won-Young Lee). (2021).시간영역 비교기를 이용한 ZQ 보정회로 설계. 한국전자통신학회 논문지, 16 (3), 417-422

MLA

이상훈(Sang-Hun Lee),이원영(Won-Young Lee). "시간영역 비교기를 이용한 ZQ 보정회로 설계." 한국전자통신학회 논문지, 16.3(2021): 417-422

결제완료
e캐시 원 결제 계속 하시겠습니까?
교보 e캐시 간편 결제