학술논문
반도체 칩의 2차원 엑스선 영상에서 배경 제거를 위한 전처리 방법
이용수 0
- 영문명
- Preprocessing Method for Background Removal in 2D X-ray Images of Semiconductor Chips
- 발행기관
- 한국마이크로전자및패키징학회
- 저자명
- 오찬영(Chanyoung Oh) 조승룡(Seungryong Cho) 이태원(Taewon Lee)
- 간행물 정보
- 『마이크로전자 및 패키징학회지』제31권 제4호, 71~75쪽, 전체 5쪽
- 주제분류
- 공학 > 산업공학
- 파일형태
- 발행일자
- 2024.12.31
4,000원
구매일시로부터 72시간 이내에 다운로드 가능합니다.
이 학술논문 정보는 (주)교보문고와 각 발행기관 사이에 저작물 이용 계약이 체결된 것으로, 교보문고를 통해 제공되고 있습니다.

국문 초록
반도체 패키징 기술은 전자 제품의 고성능화 및 소형화 요구에 따라 발전해 왔다. 고도로 집적된 반도체 칩에서 와이어 및 범프 결합 방법은 엑스선 검사 시 결함을 검출할 수 있다. 그러나 CT 스캔을 사용하는 검사 방법은 스캔 시간이 길어 생산성이 저하되고, 방사선량 증가로 인해 추가적인 결함이 발생할 수 있다. 이를 해결하기 위해, 본 연구에서는 딥러닝 네트워크, 푸리에 변환 및 머신 러닝 기반 최적화 기법을 결합한 전처리 방법을 제안한다. 이 방법은 2D 엑스선 투영 영상에서 검사 대상이 아닌 배경 정보를 제거하여 반도체 칩의 불량 검출을 개선하는 데 목적으로 한다. MATLAB으로 생성된 팬텀 데이터와 GPU 기반 Geant4 시뮬레이터(GGEMS)를 사용해 투영 영상을 획득하고, 가중치최적화와 FFT를 통해 배경 정보를 성공적으로 제거하고 핵심 세부 사항을 보존하여 반도체 칩 투영 영상에서 불필요한정보를 줄였다.
영문 초록
Semiconductor packaging technology has advanced in response to the increasing demands for high performance and miniaturization of electronic devices. Wire bonding and bump interconnection methods can detect defects during X-ray inspections in highly integrated semiconductor chips. However, inspection methods using CT scans result in longer scanning times, reducing productivity, and the increased radiation dose can lead to additional defects in the semiconductor chips. To address these issues, this study proposes a preprocessing method that combines deep learning networks, Fourier transform, and machine learning-based optimization techniques. The aim is to improve defect detection in semiconductor chips by removing background information that is not interesting from 2D X-ray projection images. The phantom data for the semiconductor chips was generated using MATLAB, and projection images were acquired using a GPU-based Geant4 simulator (GGEMS). Our proposed method effectively removed the background of semiconductor chip projection images while preserving critical details.
목차
1. 서 론
2. 실험방법
3. 결과 및 고찰
4. 결 론
감사의 글
References
해당간행물 수록 논문
- 접촉면적 보정을 통한 Polyimide 기판에 증착된 구리박막의 나노경도 측정
- 차세대 반도체 패키징: 실리콘 포토닉스 기반 Co-packaged Optics의 연구 개발 현황
- 3D 반도체 패키징 적용을 위한 Sn-58wt%Bi 솔더의 취성 개선 전략 리뷰
- Ag 및 Cu 입자의 페이스트화를 통한 무가압 소결접합 기술
- 펨토초 레이저 버스트 모드를 활용한 비아홀 내벽의 레이저 유도 주기적 표면 구조 제어
- AI 반도체 패키징을 위한 TGV 및 Cu 충전 연구의 최근 동향
- 반도체 소켓 마이크로 핀의 자동 결함 감지를 위한 객체 인식 알고리즘 기반 비전 검사 시스템 설계
- 2.xD Package의 RDL공정 중 Through-via Layer 소재에 따른 Wafer Level Warpage의 유한요소해석
- 펨토초 레이저의 싱글 모드 및 버스트 모드에 따른 Through Glass Via 가공 형상 및 기계적 특성에 대한 비교 분석
- 반도체 칩의 2차원 엑스선 영상에서 배경 제거를 위한 전처리 방법
- 양극 재료가 철-니켈 합금 도금에 미치는 영향에 대한 전기화학적 평가
- 정전척 히터 패턴 설계를 위한 인자 별 온도 균일도 영향
- 계면 접착 특성에 따른 구리 배선의 피로 거동 및 신뢰성 평가
참고문헌
교보eBook 첫 방문을 환영 합니다!
신규가입 혜택 지급이 완료 되었습니다.
바로 사용 가능한 교보e캐시 1,000원 (유효기간 7일)
지금 바로 교보eBook의 다양한 콘텐츠를 이용해 보세요!
