본문 바로가기

추천 검색어

실시간 인기 검색어

학술논문

Si 기판의 연삭 공정이 산화주석 박막의 전기적 성질에 미치는 영향 연구

이용수 5

영문명
Effect of Si grinding on electrical properties of sputtered tin oxide thin films
발행기관
한국마이크로전자및패키징학회
저자명
간행물 정보
『마이크로전자 및 패키징학회지』제25권 제2호, 49~53쪽, 전체 5쪽
주제분류
공학 > 산업공학
파일형태
PDF
발행일자
2018.06.30
4,000

구매일시로부터 72시간 이내에 다운로드 가능합니다.
이 학술논문 정보는 (주)교보문고와 각 발행기관 사이에 저작물 이용 계약이 체결된 것으로, 교보문고를 통해 제공되고 있습니다.

1:1 문의
논문 표지

국문 초록

최근 유연 소자, 투명 소자, MEMS 소자와 같은 다양한 소자를 결합하는 시스템 집적화 기술이 많이 개발되고 있다. 이러한 다종 소자 시스템 제조 기술의 핵심 공정은 칩 또는 웨이퍼 레벨의 접합 공정, 기판 연삭 공정, 그리고 박막 기판 핸들링 기술이라 하겠다. 본 연구에서는 Si 기판 연삭 공정이 투명 박막 트랜지스터나 유연 전극 소재로 적용되는 산화주석 박막의 전기적 성질에 미치는 영향을 분석하였다. Si 기판의 두께가 얇아질수록 Si d-spacing은 감소하였고, Si 격자 내에 strain이 발생하였다. 또한, Si 기판의 두께가 얇아질수록 산화주석 박막 내 캐리어 농도가 감소하여 전기전도도가 감소하였다. 얇은 산화 주석 박막의 경우 전기전도도는 두꺼운 산화 주석 박막보다 낮았으며 Si 기판의 두께에 의해 크게 변하지 않았다.

영문 초록

Recently, technologies for integrating various devices such as a flexible device, a transparent device, and a MEMS device have been developed. The key processes of heterogeneous device manufacturing technology are chip or wafer-level bonding process, substrate grinding process, and thin substrate handling process. In this study, the effect of Si substrate grinding process on the electrical properties of tin oxide thin films applied as transparent thin film transistor or flexible electrode material was investigated. As the Si substrate thickness became thinner, the Si d-spacing decreased and strains occurred in the Si lattice. Also, as the Si substrate thickness became thinner, the electric conductivity of tin oxide thin film decreased due to the lower carrier concentration. In the case of the thinner tin oxide thin film, the electrical conductivity was lower than that of the thicker tin oxide thin film and did not change much by the thickness of Si substrate.

목차

1. 서론
2. 실험 방법
3. 결과 및 고찰
4. 요약
감사의 글
References

키워드

해당간행물 수록 논문

참고문헌

교보eBook 첫 방문을 환영 합니다!

신규가입 혜택 지급이 완료 되었습니다.

바로 사용 가능한 교보e캐시 1,000원 (유효기간 7일)
지금 바로 교보eBook의 다양한 콘텐츠를 이용해 보세요!

교보e캐시 1,000원
TOP
인용하기
APA

. (2018).Si 기판의 연삭 공정이 산화주석 박막의 전기적 성질에 미치는 영향 연구. 마이크로전자 및 패키징학회지, 25 (2), 49-53

MLA

. "Si 기판의 연삭 공정이 산화주석 박막의 전기적 성질에 미치는 영향 연구." 마이크로전자 및 패키징학회지, 25.2(2018): 49-53

결제완료
e캐시 원 결제 계속 하시겠습니까?
교보 e캐시 간편 결제