학술논문
인덕터 피킹 기법을 이용한 인버터 구조의 광대역 CMOS 저잡음 증폭기 설계
이용수 62
- 영문명
- Design of a Wideband CMOS Low Noise Amplifier Based on Inverter Structure Using Inductor Peaking Technique
- 발행기관
- 한국산업기술융합학회(구. 산업기술교육훈련학회)
- 저자명
- 정지학(Ji-Hak Jung)
- 간행물 정보
- 『산업기술연구논문지』산업기술연구논문지 제24권 1호, 21~28쪽, 전체 8쪽
- 주제분류
- 공학 > 공학일반
- 파일형태
- 발행일자
- 2019.03.30
4,000원
구매일시로부터 72시간 이내에 다운로드 가능합니다.
이 학술논문 정보는 (주)교보문고와 각 발행기관 사이에 저작물 이용 계약이 체결된 것으로, 교보문고를 통해 제공되고 있습니다.
국문 초록
영문 초록
본 논문에서는 3.1∼10.6 GHz의 주파수에서 동작하는 CMOS 초광대역 저잡음 증폭기 구조를 제안한다. 제안된 광대역 저잡음 증폭기는 2단의 구조로 설계 되었으며, 저잡음 증폭기의 1단 구조는 광대역 특성을 얻기 하여 저항 피드백과 인덕터 피킹 기법을 활용한 Inverter 기반의 구조를 적용하였으며, 2단 구조는 높은 전력이득과 광대역 특성을 확보하기 위하여 RC 피드백 common-source 구조를 적용하였다. 본 논문에서 제안된 광대역 저잡음 증폭기는 TSMC 0.18- CMOS 파운드리 Post-layout 시뮬레이션을 수행하였으며, 시뮬레이션 특성 결과는 3.1∼10.6 GHz 대역 내에서 전력 이득은 14.3∼16.9 dB, 입력·출력 정합은 –10 dB 이하, 잡음지수는 3.4∼4 dB, 입력 는 -1 dBm 이고, 전체 소비전력은 27 mW를 가진다.
목차
Ⅰ. 서 론
Ⅱ. Concept of wideband LNA requirement
Ⅲ. Circuit design
Ⅳ. Simulation results of post-layout
Ⅴ. Conclusions
해당간행물 수록 논문
참고문헌
교보eBook 첫 방문을 환영 합니다!
신규가입 혜택 지급이 완료 되었습니다.
바로 사용 가능한 교보e캐시 1,000원 (유효기간 7일)
지금 바로 교보eBook의 다양한 콘텐츠를 이용해 보세요!