학술논문
Clock-gating 을 고려한 저전력 8-bit 마이크로프로세서 설계에 관한 연구
이용수 2
- 영문명
- The study on low power design of 8-bit Micro-processor with Clock-Gating
- 발행기관
- 한국전자통신학회
- 저자명
- 전종식(Jong Sik Jeon)
- 간행물 정보
- 『한국전자통신학회 논문지』제2권 제3호, 175~179쪽, 전체 5쪽
- 주제분류
- 공학 > 전자/정보통신공학
- 파일형태
- 발행일자
- 2007.08.30
4,000원
구매일시로부터 72시간 이내에 다운로드 가능합니다.
이 학술논문 정보는 (주)교보문고와 각 발행기관 사이에 저작물 이용 계약이 체결된 것으로, 교보문고를 통해 제공되고 있습니다.
국문 초록
본 논문에서는 전력 소비를 감소시킬 수 있는 클럭게이팅 기법을 제안하여 8bit RISC 마이크로프로세서를 설계하였다. 제안된 설계 방법의 타당성을 검토하기 위해서 저전력을 고려하지 않은 8비트 마이크로프로세서와 클록 게이팅을 이용한 저전력 8비트 마이크로프로세서를 설계하여 소모 전력을 비교하였다. 기존의 마이크로 프로세서와 저전력으로 설계된 마이크로프로세서와의 소모 전력을 비교한 결과 시간에 대하여 비교하였을 경우 동적 소모 전력에 대하여 21.56% 감소를 얻을 수 있었다.
영문 초록
In this paper, to design 8 bit RISC Microprocessor, a method of Clock Gating to reduce electric power consumption is proposed. In order to examine the priority, the comparison results of between a 8 bit Microprocessor which is not considered Low Power consumption and which is considered Low Power consumption using a methods of Clock Gating are represented. Within the a few periods, the results of comparing with a Microprocessor not considered the utilization of Clock Gating shows that the reduction of dynamic dissipation is minimized up to 21.56%.
목차
Ⅰ. 서론
II. 전력소모 원인
III. 본론
VI. 실험 및 결과
V. 결론
참고 문헌
해당간행물 수록 논문
- 계기착륙방식(ILS)의 변조방식에 관한 고찰
- Clock-gating 을 고려한 저전력 8-bit 마이크로프로세서 설계에 관한 연구
- 유전자 알고리듬을 사용한 저전력 모듈 선택
- u-City의 도시통합운영센터 구축 연구
- DS/SS 통신에서 선형 BISP 알고리즘을 이용한 간섭 제어
- 네트워크 환경에 적용하기 위한 대칭형 혼합형 암호시스템 설계에 관한 연구
- The Study about the Bluetooth Communication
- 천해부에서 해저케이블 건설 연구
- 채터링 감소를 위한 슬라이딩 섹터를 갖은 슬라이딩 제어
- Fish Schooling Animation System for Constructing Contents of Cyber Aquarium
참고문헌
교보eBook 첫 방문을 환영 합니다!
신규가입 혜택 지급이 완료 되었습니다.
바로 사용 가능한 교보e캐시 1,000원 (유효기간 7일)
지금 바로 교보eBook의 다양한 콘텐츠를 이용해 보세요!