본문 바로가기

추천 검색어

실시간 인기 검색어

학술논문

Implementation of a High Performance XOR-XNOR Circuit

이용수 28

영문명
발행기관
한국전자통신학회
저자명
김정범(Jeong-Beom Kim)
간행물 정보
『한국전자통신학회 논문지』제17권 제2호, 351~356쪽, 전체 6쪽
주제분류
공학 > 전자/정보통신공학
파일형태
PDF
발행일자
2022.04.30
4,000

구매일시로부터 72시간 이내에 다운로드 가능합니다.
이 학술논문 정보는 (주)교보문고와 각 발행기관 사이에 저작물 이용 계약이 체결된 것으로, 교보문고를 통해 제공되고 있습니다.

1:1 문의
논문 표지

국문 초록

영문 초록

The parity function can be implemented with XOR (exclusive-OR) and XNOR (exclusive NOR) circuit. In this paper we propose a high performance XOR-XNOR circuit. The proposed circuitreduced the internal load capacitance on critical path and implemented with 8 transistors. The circuit produces a perfect output signals for all input combinations. Compared with the previous circuits, the proposed circuit presents the improved characteristics in average propagation delay time, power dissipation, power-delay product (PDP), and energy-delay-product (EDP). The proposed circuits are implemented with standard CMOS 0.18um technology. Computer simulations using SPICE show that the proposed circuit realizes the expected logic functions and achieves a reasonable performance.

목차

Ⅰ. Introduction
Ⅱ. Previous works
Ⅲ. Proposed circuits
Ⅳ. Simulation results
Ⅴ. Conclusion

키워드

해당간행물 수록 논문

참고문헌

교보eBook 첫 방문을 환영 합니다!

신규가입 혜택 지급이 완료 되었습니다.

바로 사용 가능한 교보e캐시 1,000원 (유효기간 7일)
지금 바로 교보eBook의 다양한 콘텐츠를 이용해 보세요!

교보e캐시 1,000원
TOP
인용하기
APA

김정범(Jeong-Beom Kim). (2022).Implementation of a High Performance XOR-XNOR Circuit. 한국전자통신학회 논문지, 17 (2), 351-356

MLA

김정범(Jeong-Beom Kim). "Implementation of a High Performance XOR-XNOR Circuit." 한국전자통신학회 논문지, 17.2(2022): 351-356

결제완료
e캐시 원 결제 계속 하시겠습니까?
교보 e캐시 간편 결제