본문 바로가기

추천 검색어

실시간 인기 검색어

학술논문

위상차 클럭 기반 NoC 용 동기회로 설계

이용수 4

영문명
Mesochronous Clock Based Synchronizer Design for NoC
발행기관
한국전자통신학회
저자명
김강철(Kang-Chul Kim) Jiang Chong
간행물 정보
『한국전자통신학회 논문지』제10권 제10호, 1123~1129쪽, 전체 7쪽
주제분류
공학 > 전자/정보통신공학
파일형태
PDF
발행일자
2015.10.30
4,000

구매일시로부터 72시간 이내에 다운로드 가능합니다.
이 학술논문 정보는 (주)교보문고와 각 발행기관 사이에 저작물 이용 계약이 체결된 것으로, 교보문고를 통해 제공되고 있습니다.

1:1 문의
논문 표지

국문 초록

NoC는 SoC의 IP 코어들 사이에서 통신하는 시스템으로 기존의 버스 시스템이나 크로스바 상호연결 시스템보다 월등히 향상된 성능을 제공한다. 그러나 NoC의 송신부와 수신부 사이에서 데이터 이동 시에 송신부와 수신부사이에 발생하는 불안정 상태(metastability)는 극복하기 위하여 동기회로가 필요하다. 본 논문에서는 신호 영역발생기, 선택 신호 발생기와 데이터 버퍼로 구성된 새로운 위상차 동기회로를 설계하였다. 불안정 상태가 없는 선택구간을 구하기 위하여 전송된 클럭을 지연하는 회로가 사용되며, 전송클럭과 지역 클럭을 비교하여 선택신호를 발생한다. 제안된 위상차 동기회로는 선택신호 값에 의하여 지역클럭의 상승 또는 하강 모서리 중의 하나를 선택하여 불안정 상태를 제거한다. 모의실험 결과는 제안된 위상차 동기회로가 전송된 클럭과 지역 클럭의 어떤 위상차에서도 잘 동작하는 것을 보여 주었다.

영문 초록

Network on a chip(NoC) is a communication subsystem between intellectual property(IP) cores in a SoC and improves high performance in the scalability and the power efficiency compared with conventional buses and crossbar switches. NoC needs a synchronizer to overcome the metastability problem between data links. This paper presents a new mesochronous synchronizer(MS) which is composed of selection window generator, selection signal generator, and data buffer. A delay line circuit is used to build selection window in selection window generator based on the delayed clock cycle of transmitted clock and the transmitted clock is compared with local clock to generate a selection signal in the SW(selection window). This MS gets rid of the restriction of metastability by choosing a rising edge or a falling edge of local clock according to the value of selection signal. The simulation results show that the proposed MS operates correctly for all phase differences between a transmitted clock and a local clock.

목차

Ⅰ. Introduction
Ⅱ. Related work
III. The proposed mesochronous synchronizer for NoC
Ⅳ. Simulation results and considerations
Ⅴ. Conclusions

키워드

해당간행물 수록 논문

참고문헌

교보eBook 첫 방문을 환영 합니다!

신규가입 혜택 지급이 완료 되었습니다.

바로 사용 가능한 교보e캐시 1,000원 (유효기간 7일)
지금 바로 교보eBook의 다양한 콘텐츠를 이용해 보세요!

교보e캐시 1,000원
TOP
인용하기
APA

김강철(Kang-Chul Kim),Jiang Chong. (2015).위상차 클럭 기반 NoC 용 동기회로 설계. 한국전자통신학회 논문지, 10 (10), 1123-1129

MLA

김강철(Kang-Chul Kim),Jiang Chong. "위상차 클럭 기반 NoC 용 동기회로 설계." 한국전자통신학회 논문지, 10.10(2015): 1123-1129

결제완료
e캐시 원 결제 계속 하시겠습니까?
교보 e캐시 간편 결제