학술논문
3차원 SONOS 낸드 플래쉬 메모리 셀 적용을 위한 String 형태의 폴리실리콘 박막형 트랜지스터의 특성 연구
이용수 3
- 영문명
- A Study on Poly-Si TFT characteristics with string structure for 3D SONOS NAND Flash Memory Cell
- 발행기관
- 한국마이크로전자및패키징학회
- 저자명
- 간행물 정보
- 『마이크로전자 및 패키징학회지』제24권 제3호, 7~11쪽, 전체 5쪽
- 주제분류
- 공학 > 산업공학
- 파일형태
- 발행일자
- 2017.09.30
4,000원
구매일시로부터 72시간 이내에 다운로드 가능합니다.
이 학술논문 정보는 (주)교보문고와 각 발행기관 사이에 저작물 이용 계약이 체결된 것으로, 교보문고를 통해 제공되고 있습니다.
국문 초록
본 논문은 3차원 낸드 플래쉬 기억 소자에 적용을 위해 소노스(SONOS) 형태로 기억 저장 절연막을 채용하고 채널로 폴리실리콘을 사용한 박막형 트랜지스터에 대해 연구하였다. 셀의 source/drain에는 불순물을 주입 하지 않았고, 셀 양 끝단에는 선택 트랜지스터를 배치하였다. 셀의 채널과 선택 트랜지스터의 source/drain 불순물 농도 변화에 대한 평가를 진행하여 공정 최적화를 하였다. 선택 트랜지스터의 농도 증가 시 채널 전류의 상승 및 삭제특성이 개선됨을 확인 하였는데 이는 GIDL에 의한 홀 생성이 증가하였기 때문이다. 최적화된 공정 변수에 대해 삭제와 쓰기 후 문턱전압의 프로그램 윈도우는 대략 2.5V를 얻었다. 터널 산화막 공정 온도에 대한 평가 결과 온도 증가 시 swing 및 신뢰성 항목인 bake 결과가 개선됨을 확인하였다.
영문 초록
In this paper, we have studied the characteristics of NAND Flash memory in SONOS Poly-Si Thin Film Transistor (Poly-Si TFT) device. Source/drain junctions(S/D) of cells were not implanted and selective transistors were located in the end of cells. We found the optimum conditions of process by means of the estimation for the doping concentration of channel and source/drain of selective transistor. As the doping concentration was increased, the channel current was increased and the characteristic of erase was improved. It was believed that the improvement of erase characteristic was probably due to the higher channel potential induced by GIDL current at the abrupt junction. In the condition of process optimum, program windows of threshold voltages were about 2.5V after writing and erasing. In addition, it was obtained that the swing value of poly Si TFT and the reliability by bake were enhanced by increasing process temperature of tunnel oxide.
목차
1. 서론
2. 실험
3. 결과 및 토의
4. 결론
감사의 글
References
해당간행물 수록 논문
- 무인항공기를 위한 3.7V 단일 배터리 셀 고효율 전력관리 회로시스템
- Effect of Electroplating Parameters on Conductivity and Hardness of Ni-P Alloy
- 멀티레벨 낸드 플래쉬 메모리 프로그램 포화 영역에서의 IPD 층에 트랩된 전하의 손실 효과에 의한 문턱 전압 저하 특성에 대한 연구
- 신축 전자패키지 배선용 금속박막의 신축변형-저항 특성 II. Au, Pt 및 Cu 박막의 특성 비교
- Possibility of Al-Si Brazing Alloys for Industrial Microjoining Applications
- 전력 무결성을 위한 온 칩 디커플링 커패시터
- 3차원 SONOS 낸드 플래쉬 메모리 셀 적용을 위한 String 형태의 폴리실리콘 박막형 트랜지스터의 특성 연구
- 열소결로 제작된 유연기판 인쇄회로의 전기적 거동
- 고분자 나노 표면의 내스크래치 특성 향상 연구
- 신축 전자패키지 배선용 금속박막의 신축변형-저항 특성 I. Parylene F 중간층 및 PDMS 기판의 Swelling에 의한 영향
- 산 촉매가 물유리 기반 실리카 에어로겔의 기공구조에 미치는 영향
- 하이드로퀴논 환원제를 사용한 은코팅 구리 플레이크의 제조에서 공정 변수의 영향
- STS316L 분말의 레이저 클래딩층 특성에 관한 연구
참고문헌
관련논문
공학 > 산업공학분야 NEW
- 디지털 트윈 기술로 협동 로봇의 고장 또는 결합 원인을 효율적으로 파악하는 시스템에 대한 연구
- 울트라마라톤 참여동기가 운동몰입과 지속의도에 미치는 영향
- 저지연 LDPC 복호기의 하드웨어 구현 및 검증
최근 이용한 논문
교보eBook 첫 방문을 환영 합니다!
신규가입 혜택 지급이 완료 되었습니다.
바로 사용 가능한 교보e캐시 1,000원 (유효기간 7일)
지금 바로 교보eBook의 다양한 콘텐츠를 이용해 보세요!